<?xml version="1.0" encoding="UTF-8"?><rss version="2.0"
	xmlns:content="http://purl.org/rss/1.0/modules/content/"
	xmlns:wfw="http://wellformedweb.org/CommentAPI/"
	xmlns:dc="http://purl.org/dc/elements/1.1/"
	xmlns:atom="http://www.w3.org/2005/Atom"
	xmlns:sy="http://purl.org/rss/1.0/modules/syndication/"
	xmlns:slash="http://purl.org/rss/1.0/modules/slash/"
	>

<channel>
	<title>modelsim</title>
	<atom:link href="https://www.aitaocui.cn/tag/188110/feed" rel="self" type="application/rss+xml" />
	<link>https://www.aitaocui.cn</link>
	<description>翡翠玉石爱好者聚集地</description>
	<lastBuildDate>Wed, 23 Nov 2022 14:28:58 +0000</lastBuildDate>
	<language>zh-CN</language>
	<sy:updatePeriod>
	hourly	</sy:updatePeriod>
	<sy:updateFrequency>
	1	</sy:updateFrequency>
	<generator>https://wordpress.org/?v=6.1.1</generator>

<image>
	<url>https://www.aitaocui.cn/wp-content/uploads/2022/11/taocui.png</url>
	<title>modelsim</title>
	<link>https://www.aitaocui.cn</link>
	<width>32</width>
	<height>32</height>
</image> 
	<item>
		<title>modelsim(Mentor公司的HDL语言仿真软件)</title>
		<link>https://www.aitaocui.cn/article/294525.html</link>
					<comments>https://www.aitaocui.cn/article/294525.html#respond</comments>
		
		<dc:creator><![CDATA[周文武贝]]></dc:creator>
		<pubDate>Wed, 23 Nov 2022 14:28:58 +0000</pubDate>
				<category><![CDATA[百科]]></category>
		<category><![CDATA[modelsim]]></category>
		<guid isPermaLink="false">https://www.aitaocui.cn/?p=294525</guid>

					<description><![CDATA[Mentor公司的ModelSim是业界最优秀的HDL语言仿真软件，它能提供友好的仿真环境，是业界唯一的单内核支持VHDL和Verilog混合仿真的仿真器。它采用直接优化的编译技术...]]></description>
										<content:encoded><![CDATA[</p>
<article>
<p>Mentor公司的ModelSim是业界最优秀的HDL语言仿真软件，它能提供友好的仿真环境，是业界唯一的单内核支持VHDL和Verilog混合仿真的仿真器。它采用直接优化的编译技术、Tcl/Tk技术、和单一内核仿真技术，编译仿真速度快，编译的代码与平台无关，便于保护IP核，个性化的图形界面和用户接口，为用户加快调错提供强有力的手段，是FPGA/ASIC设计的首选仿真软件。</p>
</article>
<article>
<h1>主要特点</h1>
<p>·RTL和门级优化，本地编译结构，编译仿真速度快，跨平台跨版本仿真；</p>
<p>·单内核VHDL和Verilog混合仿真；</p>
<p>·源代码模版和助手，项目管理；</p>
<p>·集成了性能分析、波形比较、代码复盖、数据流ChaseX、SignalSpy、虚拟对象VirtualObject、Memory窗口、Assertion窗口、源码窗口显示信号值、信号条件断点等众多调试功能；</p>
<p>·C和Tcl/Tk接口，C调试；</p>
<p>·对SystemC的直接支持，和HDL任意混合；</p>
<p>·支持SystemVerilog的设计功能；</p>
<p>·对系统级描述语言的最全面支持，SystemVerilog，SystemC，PSL；</p>
<p>·ASICSignoff。</p>
<p>·可以单独或同时进行行为（behavioral）、RTL级、和门级（gate-level）的代码。</p>
<h1>版本</h1>
<p>ModelSim有几种不同的版本：SE、PE、LE和OEM，其中SE是最高级的版本，而集成在Actel、Atmel、Altera、Xilinx以及Lattice等FPGA厂商设计工具中的均是其OEM版本。</p>
<p>SE版和OEM版在功能和性能方面有较大差别，比如对于大家都关心的仿真速度问题，以Xilinx公司提供的OEM版本ModelSimXE为例，对于代码少于40000行的设计，ModelSimSE比ModelSimXE要快10倍；对于代码超过40000行的设计，ModelSimSE要比ModelSimXE快近40倍。</p>
<p>ModelSimSE支持PC、UNIX和LINUX混合平台；提供全面完善以及高性能的验证功能；全面支持业界广泛的标准；MentorGraphics公司提供业界最好的技术支持与服务。</p>
</article>
<div class="mt-3 mb-3" style="max-width: 770px;height: auto;">
                                    </div>
<div class="mt-3 mb-3" style="max-width: 770px;height: auto;">
                                    </div>
<div class="mt-3 mb-3" style="max-width: 770px;height: auto;">
                                    </div>
]]></content:encoded>
					
					<wfw:commentRss>https://www.aitaocui.cn/article/294525.html/feed</wfw:commentRss>
			<slash:comments>0</slash:comments>
		
		
			</item>
	</channel>
</rss>
