<?xml version="1.0" encoding="UTF-8"?><rss version="2.0"
	xmlns:content="http://purl.org/rss/1.0/modules/content/"
	xmlns:wfw="http://wellformedweb.org/CommentAPI/"
	xmlns:dc="http://purl.org/dc/elements/1.1/"
	xmlns:atom="http://www.w3.org/2005/Atom"
	xmlns:sy="http://purl.org/rss/1.0/modules/syndication/"
	xmlns:slash="http://purl.org/rss/1.0/modules/slash/"
	>

<channel>
	<title>或非门</title>
	<atom:link href="https://www.aitaocui.cn/tag/229874/feed" rel="self" type="application/rss+xml" />
	<link>https://www.aitaocui.cn</link>
	<description>翡翠玉石爱好者聚集地</description>
	<lastBuildDate>Sat, 26 Nov 2022 22:19:45 +0000</lastBuildDate>
	<language>zh-CN</language>
	<sy:updatePeriod>
	hourly	</sy:updatePeriod>
	<sy:updateFrequency>
	1	</sy:updateFrequency>
	<generator>https://wordpress.org/?v=6.1.1</generator>

<image>
	<url>https://www.aitaocui.cn/wp-content/uploads/2022/11/taocui.png</url>
	<title>或非门</title>
	<link>https://www.aitaocui.cn</link>
	<width>32</width>
	<height>32</height>
</image> 
	<item>
		<title>或非门(数字逻辑电路中的基本元件)</title>
		<link>https://www.aitaocui.cn/article/341634.html</link>
					<comments>https://www.aitaocui.cn/article/341634.html#respond</comments>
		
		<dc:creator><![CDATA[国立皇家骑士团]]></dc:creator>
		<pubDate>Sat, 26 Nov 2022 22:19:45 +0000</pubDate>
				<category><![CDATA[知识]]></category>
		<category><![CDATA[或非门]]></category>
		<guid isPermaLink="false">https://www.aitaocui.cn/?p=341634</guid>

					<description><![CDATA[或非门（英语：NOR gate）是数字逻辑电路中的基本元件，实现逻辑或非功能。有多个输入端，1个输出端，多输入或非门可由2输入或非门和反相器构成。只有当两个输入A和B为低电平（逻辑...]]></description>
										<content:encoded><![CDATA[</p>
<article>
<p>或非门（英语：NOR gate）是数字逻辑电路中的基本元件，实现逻辑或非功能。有多个输入端，1个输出端，多输入或非门可由2输入或非门和反相器构成。只有当两个输入A和B为低电平（逻辑0）时输出为高电平（逻辑1）。也可以理解为任意输入为高电平（逻辑1），输出为低电平（逻辑0）。</p>
</article>
<article>
<h1>基本功能</h1>
<p>或逻辑是当任一输入,A或B,或者两者,为逻辑1时输出就为逻辑0.也可以理解为只有当A，B同时为0时，结果才为1.</p>
<p>NOR用于汇编语言中的 或非，在电路中则表示为或非门。</p>
<p>或非就是&quot;或的非&quot;的意思,也就是&quot;对或取反&quot;.或非的功能是将或功能的结果取反而得到的.所以如果或逻辑输出为1,或非逻辑则变为0,或逻辑输出为0,或非逻辑则变为1.这样就得到了或非门.</p>
<p>与“ 与非”门类似，单用“或非”门可以实现任意组合逻辑。（即，可实现与、或、非。）</p>
<p>在国外教材和EDA软件中普遍使用如下图的特定外形符号。</p>
<h1>逻辑符号</h1>
<p>逻辑门的2种符号：形状特征型符号（ANSI/IEEEStd 91-1984）、IEC矩形国标符号（IEC 60617-12）。</p>
<h1>实现</h1>
<p>在绝大多数但不是所有的电路设计中，逻辑非的功能本身就包含在结构中，如CMOS和TTL等。在这样的逻辑系列中，要实现或门，唯一的方法是用2个或更多的逻辑门来实现，如一个或非门加一个反相器。</p>
<h1>集成电路</h1>
<p>或非门是基本的逻辑门，因此在TTL和CMOS集成电路中都有标准逻辑芯片。标准的4000系列CMOS集成电路有：CD4000，包含两个3输入端或非门和一个单非门；CD4001，包含四个2输入端或非门；CD4002，包含两个4输入端或非门。[2]标准的74系列集成电路有：74X02，包含四个2输入端或非门；74X27，包含三个3输入端或非门；7428，包含两个4输入端或非门。</p>
<h1>非门是基本的逻辑门因此在TTL和CMOS集成电路中都是可以使用的。标准的集成电路有和。芯片有14个引脚，芯片有16个引脚，两种芯片都各有2个引脚用于电源供电/基准电压，12个引脚用于6个反相器的输入和输出（有2个引脚悬空）。</h1>
</article>
<div class="mt-3 mb-3" style="max-width: 770px;height: auto;">
                                    </div>
<div class="mt-3 mb-3" style="max-width: 770px;height: auto;">
                                    </div>
<div class="mt-3 mb-3" style="max-width: 770px;height: auto;">
                                    </div>
]]></content:encoded>
					
					<wfw:commentRss>https://www.aitaocui.cn/article/341634.html/feed</wfw:commentRss>
			<slash:comments>0</slash:comments>
		
		
			</item>
	</channel>
</rss>
